Tai-Ji An

 

previous

Research & Development Activities

Projects

  • High-speed high-resolution A/D converter design techniques
  • Analog/Mixed-Mode Systems or Solutions on a Chip

Papers

  • Dong-Hyun Hwang, Jung-Eun Song, Sang-Pil Nam, Hyo-Jin Kim, Tai-Ji An, Kwang-Soo Kim, and Seung-Hoon Lee, "A Range-Scaled 13b 100MS/s 0.13 um CMOS SHA-Free ADC Based on a Single Reference," Journal of Semiconductor Technology and Science, vol. 13, no. 2, pp. 98-107, Apr. 2013.
  • Hye-Lim Park, Min-Ho Choi, Sang-Pil Nam, Tai-Ji An, and Seung-Hoon Lee, "A mismatch-error minimized four-channel time-interleaved 11 b 150 MS/s pipelined SAR ADC," Analog Integrated Circuits and Signal Processing, vol 76, no. 1, pp. 1-13, July 2013.
  • Dong-Hyun Hwang, Jung-Eun Song, Sang-Pil Nam, Hyo-Jin Kim, Tai-Ji An, Kwang-Soo Kim, and Seung-Hoon Lee, "A Range-Scaled 13b 100MS/s 0.13um CMOS SHA-Free ADC Based on a Single Reference," International SoC Design Conference (ISOCC), pp. 62-65, Nov. 17-18, 2011.
  • Sang-Pil Nam, Yong-Min Kim, Dong-Hyun Hwang, Hyo-Jin Kim, Tai-Ji An, Jun-Sang Park, Suk-Hee Cho, Gil-Cho Ahn and Seung-Hoon Lee, "A 10b 1MS/s-to-10MS/s 0.11um CMOS SAR ADC for Analog TV Applications," International SoC Design Conference (ISOCC), pp. 124-127, Nov. 4-7, 2012.
  • Tai-Ji An, Jun-Sang Park, Yong-Min Kim, Suk-Hee Cho, Gil-Cho Ahn,  and Seung-Hoon Lee, "10b 150MS/s 0.4mm2  45nm CMOS ADC Based on Process-Insensitive Amplifiers," IEEE International Symposium on Circuits and Systems (ISCAS), Beijing, China, pp. 361-364, May 19-23, 2013.
  • Suk-Hee Cho, Tai-Ji An, Yong-Min Kim, Ji-Hyun Roh, Mun-Kyo Lee, Sun-Phil Nah, and Seung-Hoon Lee, "12b 100MS/s 1.1V 0.43mm2 ADC optimized in a 45nm CMOS technology," International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC), Yeosu, Korea, pp. 180-183, June 30-July 3, 2013.
  • 황동현, 구병우, 안태지, 박준상, 이승훈, “45nm CMOS 공정기술에 최적화된 회로설계기반의 12비트 100MS/s 0.43mm2 저전력 파이프라인 ADC,” 제19 회 한국 반도체 학술대회 논문집, p. 21, 2012년 2월 15-17일 [Invited Paper].
  • 안태지, 김효진, 김용민, 조석희, 이승훈, 송정은, “CIS 응용을 위해 제한된 폭을 갖는 가변입력기반의 10비트 50MS/s 저 전력 90nm CMOS ADC,” 2012년도 SoC 학술대회 논문집, pp. C14 1-3, 2012년 4월 21일.
  • 조석희, 안태지, 박준상, 김용민, 심현선, 신용진, 이승훈, “Low-Power 14b 100MS/s SHA-Free ADC Based on a Range-Scaling Technique,” 제20 회 한국 반도체 학술대회 논문집, WI3-L-1, 2013년 2월 4-6일.
  • 안태지, 조석희, 박준상, 신용진, 심현선, 이승훈, “DTV 응용을 위한 다상 스위칭 기반의 18W Class-D 출력단 회로,” 2013년도 SoC 학술대회 논문집, pp. A13 225-228, 2013년 5월 2-3일.

Interests

Mixed-Mode Design
High-Speed ADC
High-Speed DAC
DC-DC converter

previous

 

 

 

 서울특별시 마포구 백범로 35(신수동) 서강대학교 R관 905호 Tel. 02-715-6129       Webmaster

※부정적인 방법을 이용하여 이 홈페이지 내의 전자우편주소 및 개인정보를 무단 수집시 관련법의 제제를 받을 수 있습니다.